一种新型低功耗D锁存器设计
雷师节 邬杨波
生成PDF 清样下载 引用

复制成功

导出题录

参考文献( GB/T 7714-2015 ) 复制

雷师节 邬杨波,. 一种新型低功耗D锁存器设计[J]. 天线研究,2019.4. DOI:.
摘要:
本文提出了一种新型低功耗D锁存器,通过在直接交叉耦合D锁存器的接地端串联一个由输出反馈控制的NMOS管,部分消除了锁存器状态转换过程中的竞争现象,从而减小了电路的短路功耗,在数据保持阶段由晶体管的堆叠效应降低了电路的漏功耗。标准电源电压下HSPICE仿真测试结果表明,与直接交叉耦合D锁存器相比,新型D锁存器的漏功耗与动态功耗分别下降了13.5%和61.9%;与传输门D锁存器相比,漏功耗与动态功耗分别下降了9.3%和2.1%。应用新型D锁存器实现了4位伪随机序列信号发生器,仿真结果表明电路具有正确的逻辑功能,与传输门D锁存器构成的伪随机序列信号发生器相比动态功耗降低了18.9%,漏功耗降低了16.7%
关键词: 低功耗;D锁存器;NMOS反馈
DOI:
基金资助:

》在线投稿系统

*文章题目:
*作者姓名:
*电子邮箱:
*通讯地址:
*联系方式:

  备      注:

*上传稿件:

支持上传.doc,.docx,.pdf,.txt,.wps文件

投稿须知:

1、审稿结果将于1~7个工作日以邮件告知,请注意查收(包含录用通知书、审稿意见、知网CNKI查重报告)。

2、提交投稿后,若7个工作日之内未接到录用通知,则说明该文章未被录用,请另投他刊。

3、凡投寄本刊稿件,如在内容上有侵权行为或不妥之处,均应文责自负。本刊有权对来稿进行文字编辑、加工和修改,如不同意,请附说明,以便妥善处理。

4、多作者文稿署名时须征得其他作者同意,排好先后次序,通知用稿后不再改动。

5、凡投往本刊稿件一经录用发表,其版权归本刊所有。

6、本刊已全文录入中国知网、万方、维普等数据库,如作者不同意被收录,请提前申明,未申明者,本刊一律视为同意被收录。

7、请勿一稿多投。