基于Proteus和FPGA的"虚实结合"的数字电路综合实验研究
周佳晖 杜世民 杨润萍 殷金曙
生成PDF 清样下载 引用

复制成功

导出题录

参考文献( GB/T 7714-2015 ) 复制

周佳晖 杜世民 杨润萍 殷金曙,. 基于Proteus和FPGA的"虚实结合"的数字电路综合实验研究[J]. 天线研究,2020.2. DOI:.
摘要: 为应对"新工科"建设对数字电路综合性和实用性的要求,提出了一个基于Proteus和FPGA的"虚实结合"的数字电路综合实验模式。该模式先在Proteus中搭建实验电路开展虚拟仿真实验,然后以FPGA实验开发系统为硬件平台开展硬件验证。这种"虚实结合"的实验模式充分发挥了Proteus软件和FPGA各自的优势,可以让学生在较短学时内完成复杂度较高的综合性实验。实际教学效果表明,该模式能有效地提高学生的知识综合运用能力和实践动手能力,也能帮助他们初步熟悉先进的电路设计方法和工具。
关键词: 数字电路;综合实验;虚实结合;Proteus;FPGA
DOI:
基金资助:

》在线投稿系统

*文章题目:
*作者姓名:
*电子邮箱:
*通讯地址:
*联系方式:

  备      注:

*上传稿件:

支持上传.doc,.docx,.pdf,.txt,.wps文件

投稿须知:

1、审稿结果将于1~7个工作日以邮件告知,请注意查收(包含录用通知书、审稿意见、知网CNKI查重报告)。

2、提交投稿后,若7个工作日之内未接到录用通知,则说明该文章未被录用,请另投他刊。

3、凡投寄本刊稿件,如在内容上有侵权行为或不妥之处,均应文责自负。本刊有权对来稿进行文字编辑、加工和修改,如不同意,请附说明,以便妥善处理。

4、多作者文稿署名时须征得其他作者同意,排好先后次序,通知用稿后不再改动。

5、凡投往本刊稿件一经录用发表,其版权归本刊所有。

6、本刊已全文录入中国知网、万方、维普等数据库,如作者不同意被收录,请提前申明,未申明者,本刊一律视为同意被收录。

7、请勿一稿多投。