基于Proteus和FPGA的"虚实结合"的数字电路综合实验研究
摘要: 为应对"新工科"建设对数字电路综合性和实用性的要求,提出了一个基于Proteus和FPGA的"虚实结合"的数字电路综合实验模式。该模式先在Proteus中搭建实验电路开展虚拟仿真实验,然后以FPGA实验开发系统为硬件平台开展硬件验证。这种"虚实结合"的实验模式充分发挥了Proteus软件和FPGA各自的优势,可以让学生在较短学时内完成复杂度较高的综合性实验。实际教学效果表明,该模式能有效地提高学生的知识综合运用能力和实践动手能力,也能帮助他们初步熟悉先进的电路设计方法和工具。