请选择 目标期刊

一种新型低功耗D锁存器设计 下载:53 浏览:442

雷师节 邬杨波 《天线研究》 2019年4期

摘要:
本文提出了一种新型低功耗D锁存器,通过在直接交叉耦合D锁存器的接地端串联一个由输出反馈控制的NMOS管,部分消除了锁存器状态转换过程中的竞争现象,从而减小了电路的短路功耗,在数据保持阶段由晶体管的堆叠效应降低了电路的漏功耗。标准电源电压下HSPICE仿真测试结果表明,与直接交叉耦合D锁存器相比,新型D锁存器的漏功耗与动态功耗分别下降了13.5%和61.9%;与传输门D锁存器相比,漏功耗与动态功耗分别下降了9.3%和2.1%。应用新型D锁存器实现了4位伪随机序列信号发生器,仿真结果表明电路具有正确的逻辑功能,与传输门D锁存器构成的伪随机序列信号发生器相比动态功耗降低了18.9%,漏功耗降低了16.7%
[1/1]
在线客服::点击联系客服
联系电话::400-188-5008
客服邮箱::service@ccnpub.com
投诉举报::feedback@ccnpub.com
人工客服

工作时间(9:00-18:00)
官方公众号

科技成果·全球共享