AXIe信号发生器接口设计
许川佩1 张恒俊1 盘书宝2
生成PDF 清样下载 引用

复制成功

导出题录

参考文献( GB/T 7714-2015 ) 复制

许川佩1 张恒俊1 盘书宝2,. AXIe信号发生器接口设计[J]. 传感器研究,2020.7. DOI:.
摘要:
AXIe总线属于新型高速仪器总线。为解决AXIe测试系统中信号发生器模块与上位机之间的数据传输问题,提出了一种符合AXIe-1.0规范的AXIe信号发生器接口方案。根据AXIe-1.0规范,选取了LAN接口作为仪器的通讯接口,并以FPGA作为设计平台,完成了AXIe信号发生器接口的设计,采用DDS技术实现了信号发生器模块。而后再通过LAN接口向信号发生器模块传输波形命令及波形数据,完成了功能验证,为AXIe模块化仪器的开发提供借鉴。
关键词: AXIe-1.0规范;信号发生器;LAN接口;DDS技术
DOI:
基金资助:

》在线投稿系统

*文章题目:
*作者姓名:
*电子邮箱:
*通讯地址:
*联系方式:

  备      注:

*上传稿件:

支持上传.doc,.docx,.pdf,.txt,.wps文件

投稿须知:

1、审稿结果将于1~7个工作日以邮件告知,请注意查收(包含录用通知书、审稿意见、知网CNKI查重报告)。

2、提交投稿后,若7个工作日之内未接到录用通知,则说明该文章未被录用,请另投他刊。

3、凡投寄本刊稿件,如在内容上有侵权行为或不妥之处,均应文责自负。本刊有权对来稿进行文字编辑、加工和修改,如不同意,请附说明,以便妥善处理。

4、多作者文稿署名时须征得其他作者同意,排好先后次序,通知用稿后不再改动。

5、凡投往本刊稿件一经录用发表,其版权归本刊所有。

6、本刊已全文录入中国知网、万方、维普等数据库,如作者不同意被收录,请提前申明,未申明者,本刊一律视为同意被收录。

7、请勿一稿多投。